1769-OB16
1769-OB16FPGA设计必须有一个好的设计流程来支撑。代码写完后,花大量时间做完善的功能仿真和验证是很有必要的。可是一些工程师并不重视仿真和验证,而是迫不及待的上板调试。碰到BUG后就在代码上修修补补,运气好的话,BUG表面上是解决了,可真正深层次的原因却未必发现,给产品留下了隐患。一个好的设计流程要求大多数BUG在前期工作中必须解决掉,功能仿真和验证则是一个很有效也很重要的步骤。除了仿真验证,综合和布线也必须重视,这要求我们必须仔细浏览编译报告和时序报告,因为,许多时序问题都能通过报告反映出来。有时候,一些工程师碰到时序问题,仅仅做时钟反相来调整数据和时钟的相位关系,或者修改综合和布线的参数,仍无法解决问题。尤其是在用了高速时钟的设计里,大多数情况,我们只有修改代码里的逻辑才能满足设计的时序要求。这些也只有仔细分析了报告后,才能对症下葯。另外,对于大多数同步逻辑设计来说,时序仿真是没有必要的,这一步完全可以省略。
5. 现阶段,FPGA发展的三大方向就是SOC,高速I/O和DSP。在有限的时间里,选择一个领域进行主攻是有必要的,只有明确了目标,才会更加投入。 SOC设计要求设计者对软件编程、CPU原理甚至是操作系统比较了解才行,因为SOC就是一个软硬件结合的系统。高速I/O设计则要求设计者掌握许多模拟电路的基本知识以及一些常用的通信协议,例如,SDH、GbE、PCI-E等等。FPGA在DSP领域的使用是近几年兴起的一个发展方向。FPGA由于其内在的并行特性,能以很高的效率实现DSP算法中计算量较大的模块,非常适合视频和图像处理等对DSP性能要求越来越高的新兴应用,设计者需要掌握数字信号处理常用算法。这3个方向完全不同,切勿囫囵吞枣,一切通吃!“术业有专功”,资深的高级工程师也很难在多个方向都取得成就。当然,若能在一个领域有较深的研究,同时,对另外两个领域也有一定的了解,那就更好了。
1769-OB16
联系人:欧工
手机:
电话:
传真:
邮箱
=============================
1、客户第一,服务为先。
2、重承诺,绝不出尔反尔。
3、客户服务从细节做起。
4、细心、用心、热心、爱心。
5、绝不做诋毁竞争对手、污蔑同行的行为,不向客户说对竞争对手不利
的话。
6、满足客户的要求、让客户满意就是我们的工作。
==========================
Lot 3000 AA264-87LF SKYWORKS Chips Digital Attenuator
JAMES H. HEAL EB640PRJH light fastness tester Power
Agilent G Tstd Octopole 2 Pca New
IR Ingersoll Rand ARO B PISTON PUMP ASM NEW
PELCO SD418-F1-X Indoor Colour/Monochrome Camera New
PELCO SD418-PGE1-X Pendant Mount Day/Night Outdoor PTZ
Agilent ICO INJECTOR BOARD AY New in box
Used Thrane & Thrane TT-3022D 403022D & TT-3005M Antena
SHIMADEN PAC 36 PAC36P415 THYRISTOR Power Regulator new
Anspach xMax Arthroscopy Drill Refurbished
NORTEL UPPER COOLING UNIT Assembly NTHR52AB new spare
SSB DAPF-WH Motor New
OCCAM Lifeline POTS blade New
ECS O.P.TFT 12.1 LCD CNC 1800 080H819 USED Spare part
New ABB ABB800 RDCU-02C Controller Board
Lot 2200 SMSC KBC1098-NU chips $0.5/pc Date:0915 NEW
Lot 2500 Vishay VSSRG Thin film resistor 0.44/pc
Lot 2500 Vishay VSSRG Thin film resistor 0.44/pc
EXCEL 1001F Laser Head 1031 Romote Receiver 1040B Power
Ferraz Shawmut W236919A PC84UD90V30CP99 900V 3000A FUSE
Agilent HP RTL Pesticide Library G G2081AA